Pilote de surveillance ASIC pour AI et mémoire DDR3 pour Euro NCAP – Foot 2020

389

OmniVision Technologies a lancé un système de puces empilées AI d'entrée de gamme pour les systèmes de surveillance des pilotes (DMS) et la sécurité FaceID basé sur quatre cœurs ARM Cortex A5.

L’OAX8000 utilise une architecture à puces empilées pour fournir le seul processeur DMS du secteur avec une mémoire SDRAM DDR3 intégrée (1 Go). C'est également le seul processeur DMS dédié à intégrer une unité de traitement neuronal (NPU) et un processeur de signal d'image (ISP), qui fournit des vitesses de traitement dédiées allant jusqu'à 1,1 billion d'opérations par seconde pour le regard et les algorithmes de suivi des yeux.

Les vitesses de traitement rapides avec 1K MAC d'accélération CNN (convolutional neural network), ainsi que la SDRAM intégrée, permettent la plus faible consommation d'énergie disponible pour les systèmes DMS – à 1W. L'intégration du système dans un package dans un boîtier BGA196 réduit également la surface de la carte pour l'unité de commande du moteur (ECU).

Le marché de la surveillance des conducteurs DMS devrait connaître une croissance annuelle de 56% entre 2020 et 2025, selon Yole Développement, motivé par l'exigence Euro NCAP de l'Union européenne selon laquelle toutes les voitures neuves vendues dans la région doivent disposer d'une caméra DMS d'ici 2022.

«La plupart des processeurs DMS sur le marché aujourd'hui ne sont pas dédiés à cette application, nécessitant des circuits supplémentaires pour exécuter d'autres fonctions système qui consomment plus d'énergie, occupent plus d'espace sur la carte et ne permettent pas de place pour la SDRAM sur puce», a déclaré Brian Pluckebaum, automobile responsable marketing produit chez OmniVision. «En concentrant la conception de notre OAX8000 ASIC sur le DMS d'entrée de gamme, nous avons pu créer la solution la plus optimisée de l'industrie automobile.»

A lire :  Vidéo Foot 2020

Le NPU sur puce de l’OAX8000 est pris en charge par les chaînes d’outils populaires TensorFlow, Caffe, MXNet et ONNX. Les cœurs de processeur Quad Arm Cortex A5 ont des extensions de traitement Neon Singal pour un encodage / décodage vidéo accéléré et des algorithmes d'analyse vidéo sur puce, ainsi que du matériel pour le traitement d'image, l'encodage vidéo et le traitement RVB / IR. La capacité de traitement à plage dynamique élevée (HDR) permet à l'ASIC d'accepter l'entrée des capteurs d'image RBG / IR et de prendre en charge une sortie de haute qualité, pour les vidéos prises de jour ou de nuit, dans des conditions avec des images lumineuses et sombres largement contrastées.